SRAM�cSDRAM��ʲô�^(q��)�e��
SDRAM
SDRAM(Synchronous Dynamic Random Access Memory)ͬ����(d��ng)�B(t��i)�S�C(j��)��ȡ�惦(ch��)����ͬ����ָMemory������Ҫ���r(sh��)�����(n��i)��������İl(f��)���c��(sh��)��(j��)�Ă�ݔ�����������(zh��n);��(d��ng)�B(t��i)��ָ�惦(ch��)�����Ҫ�����ˢ��(l��i)���C��(sh��)��(j��)���Gʧ;�S�C(j��)��ָ��(sh��)��(j��)���Ǿ������δ惦(ch��)��������ָ����ַ�M(j��n)�Д�(sh��)��(j��)�x����Ŀǰ��168��64bit������(n��i)������϶�����SDRAMоƬ������늉�3.3V늉�����ȡ�ٶȸ��_(d��)7.5ns����EDO��(n��i)������15ns������RAM�cCPU����ͬ�r(sh��)��l�ʿ��ƣ�ʹRAM�cCPU���lͬ����ȡ���ȴ��r(sh��)�g,�������ݔ���ʱ�EDO DRAM������
SDRAM�İl(f��)չ���F(xi��n)���ѽ�(j��ng)��(j��ng)�v���Ĵ����քe�ǣ���һ��SDR SDRAM���ڶ���DDR SDRAM��������DDR2 SDRAM�����Ĵ�DDR3 SDRAM.
��һ���c�ڶ���SDRAM�����Æζ�(Single-Ended)�r(sh��)���̖(h��o),�������c���Ĵ����ڹ����l�ʱ��^�������Բ��ÿɽ��ɔ_�IJ�֕r(sh��)���̖(h��o)����ͬ���r(sh��)���
SDR SDRAM�ĕr(sh��)��l�ʾ��ǔ�(sh��)��(j��)�惦(ch��)���l������һ����(n��i)���Õr(sh��)��l����������pc100��pc133�t�����r(sh��)���̖(h��o)��100��133MHz����(sh��)��(j��)�x������Ҳ��100��133MHz��
֮��ĵڶ��������Ĵ�DDR(Double Data Rate)��(n��i)��t���Ô�(sh��)��(j��)�x����������������(bi��o)��(zh��n)��������ǰ����ϱ�ʾ��DDR����(sh��)�ķ�̖(h��o)��PC-��DDR��PC2=DDR2��PC3=DDR3����PC2700��DDR333���乤���l����333/2=166MHz��2700��ʾ������2.7G��
DDR���x���l�ʏ�DDR200��DDR400��DDR2��DDR2-400��DDR2-800��DDR3��DDR3-800��DDR3-1666��
�ܶ��ˌ�SDRAM�e(cu��)�`��������һ��Ҳ���� SDR SDRAM�������������~��ጣ��Ԍ��`��(d��o),SDR������SDRAM��
Pin:ģ�M��оƬ�c�ⲿ�·�·�B���õĽ������_����ģ�M��pin���dz��f(shu��)��“����ָ”��
SIMM��Sigle In-line Memory Module,���Ѓ�(n��i)��ģ�M����(n��i)��ģ�M�����҂����f(shu��)�ă�(n��i)��l�����^������ָģ�M�·���c�����۵Ľӿ�ֻ��һ�����_(�mȻ�ɂ�(c��)���н���ָ)��
DIMM��Double In-line Memory Module���p�Ѓ�(n��i)��ģ�M�����҂���Ҋ(ji��n)��ģ�M��������^�p����ָģ�M�·���c�����۵Ľӿ��Ѓ������_��ģ�M�·��ɂ�(c��)�Ľ���ָ��(du��)��(y��ng)һ�����_��
RDIMM��registered DIMM�����Ĵ������p����(n��i)��ģ�K
SO-DIMM:�Pӛ�����õă�(n��i)��ģ�M��
����늉���
SDR��3.3V
DDR��2.5V
DDR2��1.8V
DDR3��1.5V
SRAM
SRAM��Ӣ��Static RAM�Ŀs��������һ�N�����oֹ��ȡ���ܵă�(n��i)��������Ҫˢ���·���ܱ�������(n��i)���惦(ch��)�Ĕ�(sh��)��(j��)������DRAM��(n��i)���ǘ���Ҫˢ���·��ÿ��һ�Εr(sh��)�g���̶�Ҫ��(du��)DRAMˢ�³��һ������t��(n��i)���Ĕ�(sh��)��(j��)����(hu��)��ʧ�����SRAM�����^�ߵ�����������SRAMҲ������ȱ�c(di��n)�������ļ��ɶ��^������ͬ������DRAM��(n��i)������O(sh��)Ӌ(j��)���^С���w�e������SRAM�s��Ҫ�ܴ���w�e��������������SRAM�惦(ch��)��Ҫռ��һ������e������������Щ��SRAM��?
һ�N������CPU�c�����g�ĸ��پ��������ЃɷNҎ(gu��)��һ�ǹ̶��������ϵĸ��پ���(Cache Memory );���Dz��ڿ����ϵ�COAST(Cache On A Stick)�U(ku��)���õĸ��پ�����������CMOSоƬ1468l8���·����ă�(n��i)��Ҳ���^С������128�ֹ�(ji��)SRAM���惦(ch��)�҂����O(sh��)�õ����Ô�(sh��)��(j��)��
߀��һ�N�Ǟ��˼���CPU��(n��i)����(sh��)��(j��)�Ă��ͣ���80486CPU������CPU�ă�(n��i)��Ҳ�O(sh��)Ӌ(j��)�и��پ���������Pentium CPU�������^��L1 Cache(һ��(j��)���پ���)��L2Cache(����(j��)���پ���)�����~��һ��L1 Cache�ǃ�(n��i)����CPU�ă�(n��i)����L2 Cache���O(sh��)Ӌ(j��)��CPU���ⲿ������Pentium Pro��L1��L2 Cacheͬ�r(sh��)�O(sh��)Ӌ(j��)��CPU�ă�(n��i)������Pentium Pro���w�e�^�������µ�Pentium II�ְ�L2 Cache����CPU��(n��i)��֮��ĺں����
SRAM�@Ȼ�ٶȿ�������Ҫˢ�µĄ�(d��ng)��������Ҳ�������ȱ�c(di��n)�����ǃr(ji��)������w�e����������������߀�������������^���������F(xi��n)���������c(di��n)�w�{���£�
��(y��u)�c(di��n)���ٶȿ���������σ�(n��i)��ˢ���·����������w�Ĺ���Ч����
��ȱ�c(di��n)�����ɶȵ��������^����ͬ�������w�e�^�������҃r(ji��)���^�������������P(gu��n)�I��ϵ�y(t��ng)�����Ч����
��SRAMʹ�õ�ϵ�y(t��ng)��
��CPU�c����֮�g�ĸ��پ���
��CPU��(n��i)����L1/L2���ⲿ��L2���پ���
��CPU�ⲿ�U(ku��)���õ�COAST���پ���
��CMOS 146818оƬ(RT&CMOS SRAM)
SRAM�cSDRAM�ı��^��
SRAM�ǿ��p��(w��n)�B(t��i)�|�l(f��)����(l��i)ӛ����Ϣ��;SDRAM�ǿ�MOS�·�еĖŘO��݁�(l��i)ӛ����Ϣ������������ϵ�늺ɕ�(hu��)й©����Ҫ���r(sh��)�o�c�a(b��)�������Ԅ�(d��ng)�B(t��i)RAM��Ҫ�O(sh��)��ˢ���·������(d��ng)�B(t��i)RAM���o�B(t��i)RAM���ɶȸߡ����ĵ����Ķ��ɱ�Ҳ�����m�����������惦(ch��)������������(n��i)��ͨ������SDRAM�������پ��_�惦(ch��)��(Cache)�tʹ��SRAM���ڴ�ȡ�ٶ�����SRAM>SDRAM����������(n��i)��߀��(y��ng)�����@��������CMOS���O(sh��)���������ڳ䮔(d��ng)�O(sh��)�侏���̶��ij���(sh��)��(j��)��

����admin ����ĕr(sh��)�g��2018-05-18